Drukuj stronę
10 699 W Magazynie
Potrzebujesz więcej?
Dostawa ESPRESOWA w 1–2 dni robocze
Złóż zamówienie przed godziną 17:00
BEZPŁATNA standardowa dostawa
zamówień 0,00 zł i powyżej
Dokładne terminy dostawy zostaną obliczone przy finalizacji zamówienia
Ilość | Cena (bez VAT) |
---|---|
5+ | 0,420 zł |
50+ | 0,210 zł |
100+ | 0,180 zł |
500+ | 0,150 zł |
1500+ | 0,130 zł |
Cena netto dlasztuka (dostarczane na taśmie ciętej)
Minimum: 5
Wiele: 5
2,10 zł (bez VAT)
Dodaj numer części / Uwagi na temat danego wiersza
Dodano do potwierdzenia zamówienia, faktury i potwierdzenia wysyłki tylko dla tego zamówienia.
Ten numer zostanie dodany do potwierdzenia zamówienia, faktury, potwierdzenia wysyłki, wiadomości e-mail z potwierdzeniem i etykiety produktu.
Informacje o produkcie
ProducentNEXPERIA
Nr części producenta74LVC1G32GW,125
Nr katalogowy Farnell1631689
Asortyment produktów74LVC1G32
Karta katalogowa
Funkcja logicznabramka OR
Liczba elementówpojedyncze
Liczba wejść2Inputs
Liczba pinów5Pins
Typ obudowy układu logicznego ICTSSOP
Obudowa układu ICTSSOP
Asortyment produktów74LVC1G32
Rodzina układu logicznego IC74LVC
Napięcie zasilania, min.1.65V
Napięcie zasilania, maks.5.5V
Wejście przerzutnika Schmittabez wejścia przerzutnika Schmitta
Prąd wyjściowy-
Temperatura robocza, min.-40°C
Temperatura robocza, maks.125°C
Wskaźnik wrażliwości na wilgoć MSL-
Substancje SVHCNo SVHC (21-Jan-2025)
Specyfikacja
The 74LVC1G32GW is a single 2-input OR Gate, inputs can be driven from either 3.3V or 5V devices. This feature allows the use of these devices as translators in mixed 3.3V and 5V applications. Schmitt-trigger action at all inputs makes the circuit tolerant of slower input rise and fall time. This device is fully specified for partial power-down applications using IOFF. The IOFF circuitry disables the output, preventing the damaging backflow current through the device when it is powered down.
- High noise immunity
- Complies with JEDEC standard - JESD8-7, JESD8-5 and JESD8-B/JESD36
- ESD protection - HBM JESD22-A114F exceeds 2000V, MM JESD22-A115-A exceeds 200V
- ±24mA Output drive (VCC = 3V)
- CMOS low power consumption
- Latch-up performance exceeds 250mA
- Direct interface with TTL levels
- Inputs accept voltages up to 5V
Specyfikacje techniczne
Funkcja logiczna
bramka OR
Liczba wejść
2Inputs
Typ obudowy układu logicznego IC
TSSOP
Asortyment produktów
74LVC1G32
Napięcie zasilania, min.
1.65V
Wejście przerzutnika Schmitta
bez wejścia przerzutnika Schmitta
Temperatura robocza, min.
-40°C
Wskaźnik wrażliwości na wilgoć MSL
-
Liczba elementów
pojedyncze
Liczba pinów
5Pins
Obudowa układu IC
TSSOP
Rodzina układu logicznego IC
74LVC
Napięcie zasilania, maks.
5.5V
Prąd wyjściowy
-
Temperatura robocza, maks.
125°C
Substancje SVHC
No SVHC (21-Jan-2025)
Dokumentacja techniczna (3)
Alternatywy w stosunku do produktu o numerze 74LVC1G32GW,125
Znaleziono 2 produktów
Ustawodawstwo i kwestie dotyczące ochrony środowiska
Kraj pochodzenia:
Kraj, w którym odbył się ostatni istotny etap procesu produkcjiKraj pochodzenia:Malaysia
Kraj, w którym odbył się ostatni istotny etap procesu produkcji
Kraj, w którym odbył się ostatni istotny etap procesu produkcjiKraj pochodzenia:Malaysia
Kraj, w którym odbył się ostatni istotny etap procesu produkcji
Taryfa celna:85423990
US ECCN:EAR99
EU ECCN:NLR
Zgodny z RoHS:Tak
RoHS
Ftalany zgodne z dyrektywą RoHS:Tak
RoHS
Substancje SVHC:No SVHC (21-Jan-2025)
Pobierz certyfikat zgodności produktu
Świadectwo zgodności produktu
Ciężar (kg):.000033
Śledzenie produktu