Drukuj stronę
Obraz tylko do celów poglądowych. Skorzystaj z opisu produktu.
9 572 W Magazynie
Potrzebujesz więcej?
Dostawa ESPRESOWA w 1–2 dni robocze
Złóż zamówienie przed godziną 17:00
BEZPŁATNA standardowa dostawa
zamówień 0,00 zł i powyżej
Dokładne terminy dostawy zostaną obliczone przy finalizacji zamówienia
| Ilość | Cena (bez VAT) |
|---|---|
| 100+ | 2,220 zł |
| 500+ | 1,590 zł |
| 1000+ | 1,380 zł |
| 2500+ | 1,310 zł |
| 5000+ | 1,230 zł |
Cena netto dlasztuka (dostarczane na taśmie ciętej)
Minimum: 100
Wiele: 5
242,00 zł (bez VAT)
Do kwoty płatności za ten produkt dodajemy opłatę za nawijanie na szpulę w wysokości 20,00 zł
Uwagi na temat danego wiersza
Dodano do potwierdzenia zamówienia, faktury i potwierdzenia wysyłki tylko dla tego zamówienia.
Ten numer zostanie dodany do potwierdzenia zamówienia, faktury, potwierdzenia wysyłki, wiadomości e-mail z potwierdzeniem i etykiety produktu.
Informacje o produkcie
ProducentONSEMI
Nr części producentaNCP51200MNTXG
Nr katalogowy Farnell2464334RL
Karta katalogowa
Obsługiwana pamięćDDR2, DDR3, LPDDR3, DDR4
Prąd źródłowy / sink3A
Napięcie zasilania, min.2.375V
Napięcie zasilania, maks.3.5V
Obudowa układu ICDFN
Rodzaj obudowy regulatora DDRDFN
Liczba pinów10Pins
Montaż układu ICMontaż powierzchniowy
Temperatura robocza, min.-40°C
Temperatura robocza, maks.125°C
Asortyment produktów-
Wskaźnik wrażliwości na wilgoć MSLMSL 1 - nieograniczone
Substancje SVHCNo SVHC (27-Jun-2024)
Specyfikacja
NCP51200MNTXG is a source/sink Double Data Rate (DDR) termination regulator specifically designed for low input voltage and low-noise systems where space is a key consideration. It maintains a fast transient response and only requires a minimum output capacitance of 20F. It supports a remote sensing function and all power requirements for DDR VTT bus termination.
- Non-wettable flank, integrated power MOSFETs
- Fast load-transient response, PGOOD logic output pin to monitor VTT regulation
- EN - Logic input pin for shutdown mode, remote sensing (VTTS)
- VRI - reference input allows for flexible input tracking Either directly or through resistor divider
- Built-in soft start, under voltage lockout and over current limit
- Thermal shutdown
- Supply voltage range from 2.375 to 5.5V
- VCC supply current is 0.7mA typ (TA = +25°C, EN = 3.3V, No Load)
- VTT output offset voltage range from -15 to +15mV (VRO = 1.25V (DDR1), ITT = 0A, -40 to 125°C)
- DFN10 package, operating free-air temperature range from -40 to +125°C
Ostrzeżenia
Market demand for this product has caused an extension in leadtimes. Delivery dates may fluctuate. Product exempt from discounts
Specyfikacje techniczne
Obsługiwana pamięć
DDR2, DDR3, LPDDR3, DDR4
Napięcie zasilania, min.
2.375V
Obudowa układu IC
DFN
Liczba pinów
10Pins
Temperatura robocza, min.
-40°C
Asortyment produktów
-
Substancje SVHC
No SVHC (27-Jun-2024)
Prąd źródłowy / sink
3A
Napięcie zasilania, maks.
3.5V
Rodzaj obudowy regulatora DDR
DFN
Montaż układu IC
Montaż powierzchniowy
Temperatura robocza, maks.
125°C
Wskaźnik wrażliwości na wilgoć MSL
MSL 1 - nieograniczone
Dokumentacja techniczna (2)
Ustawodawstwo i kwestie dotyczące ochrony środowiska
Kraj pochodzenia:
Kraj, w którym odbył się ostatni istotny etap procesu produkcjiKraj pochodzenia:Malaysia
Kraj, w którym odbył się ostatni istotny etap procesu produkcji
Kraj, w którym odbył się ostatni istotny etap procesu produkcjiKraj pochodzenia:Malaysia
Kraj, w którym odbył się ostatni istotny etap procesu produkcji
Taryfa celna:85423990
US ECCN:EAR99
EU ECCN:NLR
Zgodny z RoHS:Tak
RoHS
Ftalany zgodne z dyrektywą RoHS:Tak
RoHS
Substancje SVHC:No SVHC (27-Jun-2024)
Pobierz certyfikat zgodności produktu
Świadectwo zgodności produktu
Ciężar (kg):.000087
Śledzenie produktu