Proszę mnie powiadomić, gdy produkt ten będzie ponownie dostępny w magazynie.
Ilość | Cena (bez VAT) |
---|---|
1+ | 3,460 zł |
10+ | 3,400 zł |
50+ | 3,330 zł |
100+ | 3,270 zł |
250+ | 3,210 zł |
500+ | 3,140 zł |
1000+ | 3,080 zł |
2500+ | 3,010 zł |
Informacje o produkcie
Specyfikacja
The SN74HC112N is a dual negative-edge-triggered J-K Flip-flop with clear and preset. A low level at the preset (PRE\) or clear (CLR\) inputs sets or resets the outputs, regardless of the levels of the other inputs. When PRE\ and CLR\ are inactive (high), data at the J and K inputs meeting the setup time requirements are transferred to the outputs on the negative-going edge of the clock pulse. Clock triggering occurs at a voltage level and is not directly related to the fall time of the CLK pulse. Following the hold-time interval, data at the J and K inputs may be changed without affecting the levels at the outputs. This versatile flip-flop performs as toggle flip-flop by tying J and K high.
- Outputs can drive up to 10 LSTTL loads
- 13ns Typical tpd
- ±4mA Output drive at 5V
- 1µA Maximum low input current
- 40µA Maximum low power consumption
Specyfikacje techniczne
74HC112
13ns
5.2mA
DIP
Zbocze ujemne
2V
74HC
-40°C
-
-
JK
24MHz
DIP
16Pins
Komplementarne
6V
74112
85°C
-
No SVHC (27-Jun-2018)
Ustawodawstwo i kwestie dotyczące ochrony środowiska
Kraj, w którym odbył się ostatni istotny etap procesu produkcjiKraj pochodzenia:Malaysia
Kraj, w którym odbył się ostatni istotny etap procesu produkcji
RoHS
RoHS
Świadectwo zgodności produktu