Drukuj stronę
Obraz tylko do celów poglądowych. Skorzystaj z opisu produktu.
ProducentLATTICE SEMICONDUCTOR
Nr części producentaLFXP2-5E-5TN144I
Nr katalogowy Farnell3768753
Asortyment produktówLatticeXP2
Karta katalogowa
19 W Magazynie
Potrzebujesz więcej?
Dostawa w ciągu 1–2 dni roboczych
Zamówienie przed 17:00 – standardowa wysyłka
Ilość | Cena (bez VAT) |
---|---|
1+ | 123,350 zł |
5+ | 116,220 zł |
10+ | 109,090 zł |
25+ | 101,960 zł |
50+ | 101,530 zł |
Cena netto dlasztuka
Minimum: 1
Wiele: 1
123,35 zł (bez VAT)
Dodaj numer części / Uwagi na temat danego wiersza
Dodano do potwierdzenia zamówienia, faktury i potwierdzenia wysyłki tylko dla tego zamówienia.
Ten numer zostanie dodany do potwierdzenia zamówienia, faktury, potwierdzenia wysyłki, wiadomości e-mail z potwierdzeniem i etykiety produktu.
Informacje o produkcie
ProducentLATTICE SEMICONDUCTOR
Nr części producentaLFXP2-5E-5TN144I
Nr katalogowy Farnell3768753
Asortyment produktówLatticeXP2
Karta katalogowa
Rodzaj FPGAUkład FPGA oparty na technologii Flash
Liczba komórek logicznych5120Logic Cells
Obudowa układu ICTQFP
Liczba pinów144Pins
Zakres prędkości5
Liczba we/wy użytkownika100I/O
Technologia procesowa-
Montaż układu ICMontaż powierzchniowy
Temperatura robocza, min.-40°C
Temperatura robocza, maks.100°C
Asortyment produktówLatticeXP2
Kwalifikacja-
Wskaźnik wrażliwości na wilgoć MSLMSL 3 - 168 godzin
Substancje SVHCNo SVHC (21-Jan-2025)
Zarządzanie zegaremPLL
Maks. napięcie zasilające rdzenia1.26V
Min. napięcie zasilające rdzenia1.14V
Rodzina FPGALatticeXP2
Napięcie zasilające I/O3.465V
Typ obudowy układu logicznego ICTQFP
Liczba wejść/wyjść100I/O
Liczba bloków logicznych5120
Liczba bloków Macrocell5120Macrocells
Liczba stopni prędkości5
Częstotliwość robocza, maks.435MHz
Całkowity rozmiar RAM, bity166Kbit
Specyfikacje techniczne
Rodzaj FPGA
Układ FPGA oparty na technologii Flash
Obudowa układu IC
TQFP
Zakres prędkości
5
Technologia procesowa
-
Temperatura robocza, min.
-40°C
Asortyment produktów
LatticeXP2
Wskaźnik wrażliwości na wilgoć MSL
MSL 3 - 168 godzin
Zarządzanie zegarem
PLL
Min. napięcie zasilające rdzenia
1.14V
Napięcie zasilające I/O
3.465V
Liczba wejść/wyjść
100I/O
Liczba bloków Macrocell
5120Macrocells
Częstotliwość robocza, maks.
435MHz
Liczba komórek logicznych
5120Logic Cells
Liczba pinów
144Pins
Liczba we/wy użytkownika
100I/O
Montaż układu IC
Montaż powierzchniowy
Temperatura robocza, maks.
100°C
Kwalifikacja
-
Substancje SVHC
No SVHC (21-Jan-2025)
Maks. napięcie zasilające rdzenia
1.26V
Rodzina FPGA
LatticeXP2
Typ obudowy układu logicznego IC
TQFP
Liczba bloków logicznych
5120
Liczba stopni prędkości
5
Całkowity rozmiar RAM, bity
166Kbit
Dokumentacja techniczna (1)
Ustawodawstwo i kwestie dotyczące ochrony środowiska
Kraj pochodzenia:
Kraj, w którym odbył się ostatni istotny etap procesu produkcjiKraj pochodzenia:Taiwan
Kraj, w którym odbył się ostatni istotny etap procesu produkcji
Kraj, w którym odbył się ostatni istotny etap procesu produkcjiKraj pochodzenia:Taiwan
Kraj, w którym odbył się ostatni istotny etap procesu produkcji
Taryfa celna:85423990
US ECCN:EAR99
EU ECCN:NLR
Zgodny z RoHS:Tak
RoHS
Ftalany zgodne z dyrektywą RoHS:Tak
RoHS
Substancje SVHC:No SVHC (21-Jan-2025)
Pobierz certyfikat zgodności produktu
Świadectwo zgodności produktu
Ciężar (kg):.000001