Drukuj stronę
Obraz tylko do celów poglądowych. Skorzystaj z opisu produktu.
ProducentMICROCHIP
Nr części producentaA3P125-VQG100I
Nr katalogowy Farnell3759001
Asortyment produktówProASIC3 A3P125
Karta katalogowa
61 W Magazynie
Potrzebujesz więcej?
Dostawa w ciągu 1–2 dni roboczych
Zamówienie przed 17:00 – standardowa wysyłka
Ilość | Cena (bez VAT) |
---|---|
1+ | 61,570 zł |
25+ | 61,110 zł |
100+ | 60,600 zł |
250+ | 59,380 zł |
Cena netto dlasztuka
Minimum: 1
Wiele: 1
61,57 zł (bez VAT)
Dodaj numer części / Uwagi na temat danego wiersza
Dodano do potwierdzenia zamówienia, faktury i potwierdzenia wysyłki tylko dla tego zamówienia.
Ten numer zostanie dodany do potwierdzenia zamówienia, faktury, potwierdzenia wysyłki, wiadomości e-mail z potwierdzeniem i etykiety produktu.
Informacje o produkcie
ProducentMICROCHIP
Nr części producentaA3P125-VQG100I
Nr katalogowy Farnell3759001
Asortyment produktówProASIC3 A3P125
Karta katalogowa
Rodzaj FPGAUkład FPGA oparty na technologii Flash
Liczba komórek logicznych1024Logic Cells
Obudowa układu ICVTQFP
Liczba pinów100Pins
Zakres prędkości-
Liczba we/wy użytkownika71I/O
Technologia procesowa130nm (CMOS)
Montaż układu ICMontaż powierzchniowy
Temperatura robocza, min.-40°C
Temperatura robocza, maks.100°C
Asortyment produktówProASIC3 A3P125
Kwalifikacja-
Wskaźnik wrażliwości na wilgoć MSLMSL 3 - 168 godzin
Substancje SVHCNo SVHC (21-Jan-2025)
Zarządzanie zegaremPLL
Maks. napięcie zasilające rdzenia1.575V
Min. napięcie zasilające rdzenia1.425V
Rodzina FPGAProASIC3
Napięcie zasilające I/O3.3V
Typ obudowy układu logicznego ICVTQFP
Liczba wejść/wyjść71I/O
Liczba bloków logicznych1024
Liczba bloków Macrocell1024Macrocells
Liczba stopni prędkości-
Częstotliwość robocza, maks.350MHz
Całkowity rozmiar RAM, bity36Kbit
Specyfikacje techniczne
Rodzaj FPGA
Układ FPGA oparty na technologii Flash
Obudowa układu IC
VTQFP
Zakres prędkości
-
Technologia procesowa
130nm (CMOS)
Temperatura robocza, min.
-40°C
Asortyment produktów
ProASIC3 A3P125
Wskaźnik wrażliwości na wilgoć MSL
MSL 3 - 168 godzin
Zarządzanie zegarem
PLL
Min. napięcie zasilające rdzenia
1.425V
Napięcie zasilające I/O
3.3V
Liczba wejść/wyjść
71I/O
Liczba bloków Macrocell
1024Macrocells
Częstotliwość robocza, maks.
350MHz
Liczba komórek logicznych
1024Logic Cells
Liczba pinów
100Pins
Liczba we/wy użytkownika
71I/O
Montaż układu IC
Montaż powierzchniowy
Temperatura robocza, maks.
100°C
Kwalifikacja
-
Substancje SVHC
No SVHC (21-Jan-2025)
Maks. napięcie zasilające rdzenia
1.575V
Rodzina FPGA
ProASIC3
Typ obudowy układu logicznego IC
VTQFP
Liczba bloków logicznych
1024
Liczba stopni prędkości
-
Całkowity rozmiar RAM, bity
36Kbit
Dokumentacja techniczna (2)
Ustawodawstwo i kwestie dotyczące ochrony środowiska
Kraj pochodzenia:
Kraj, w którym odbył się ostatni istotny etap procesu produkcjiKraj pochodzenia:Malaysia
Kraj, w którym odbył się ostatni istotny etap procesu produkcji
Kraj, w którym odbył się ostatni istotny etap procesu produkcjiKraj pochodzenia:Malaysia
Kraj, w którym odbył się ostatni istotny etap procesu produkcji
Taryfa celna:85423990
US ECCN:EAR99
EU ECCN:NLR
Zgodny z RoHS:Tak
RoHS
Ftalany zgodne z dyrektywą RoHS:Tak
RoHS
Substancje SVHC:No SVHC (21-Jan-2025)
Pobierz certyfikat zgodności produktu
Świadectwo zgodności produktu
Ciężar (kg):.000001
Śledzenie produktu