Potrzebujesz więcej?
Ilość | Cena (bez VAT) |
---|---|
5+ | 2,590 zł |
50+ | 1,650 zł |
100+ | 1,430 zł |
500+ | 1,230 zł |
1000+ | 1,190 zł |
Informacje o produkcie
Specyfikacja
The 74HC4017D is a 5-stage Johnson Decade Counter with 10 decoded outputs (Q0 to Q9), an output from the most significant flip-flop (Q5\-9), two clock inputs (CP0 and CP1\) and an overriding asynchronous master reset input (MR). The counter is advanced by either a low-to-high transition at CP0 while CP1\ is low or a high-to-low transition at CP1\ while CP0 is high. When cascading counters, the Q5\-9 output, which is low while the counter is in states 5, 6, 7, 8 and 9, can be used to drive the CP0 input of the next counter. A high on MR resets the counter to zero (Q0 = Q5\-9 = high, Q1 to Q9 = low) independent of the clock inputs (CP0 and CP1\). Automatic code correction of the counter is provided by an internal circuit: following any illegal code the counter returns to a proper counting mode within 11 clock pulses. Inputs include clamp diodes. This enables the use of current limiting resistors to interface inputs to voltages in excess of VCC.
- CMOS Input level
- Complies with JEDEC standard No. 7A
Specyfikacje techniczne
74HC4017
83MHz
SOIC
16Pins
6V
744017
125°C
MSL 1 - nieograniczone
Dekadowy
5
SOIC
2V
74HC
-40°C
-
No SVHC (21-Jan-2025)
Dokumentacja techniczna (3)
Alternatywy w stosunku do produktu o numerze 74HC4017D,653
Znaleziono 4 produktów
Ustawodawstwo i kwestie dotyczące ochrony środowiska
Kraj, w którym odbył się ostatni istotny etap procesu produkcjiKraj pochodzenia:Thailand
Kraj, w którym odbył się ostatni istotny etap procesu produkcji
RoHS
RoHS
Świadectwo zgodności produktu