Proszę mnie powiadomić, gdy produkt ten będzie ponownie dostępny w magazynie.
Ilość | Cena (bez VAT) |
---|---|
1+ | 2,180 zł |
10+ | 1,540 zł |
100+ | 1,200 zł |
500+ | 1,060 zł |
1000+ | 1,020 zł |
2500+ | 0,950 zł |
5000+ | 0,930 zł |
Informacje o produkcie
Specyfikacja
The CD74AC109M96 is a dual positive-edge-triggered J-K Flip-flop with set and reset. It contains two independent J-K\ positive-edge-triggered flip-flops. A low level at the preset (PRE\) or clear (CLR\) inputs sets or resets the outputs, regardless of the levels of the other inputs. When PRE\ and CLR\ are inactive (high), data at the J and K\ inputs meeting the setup-time requirements are transferred to the outputs on the positive-going edge of the clock pulse. Clock triggering occurs at a voltage level and is not directly related to the rise time of the clock pulse. Following the hold-time interval, data at the J and K\ inputs can be changed without affecting the levels at the outputs. This versatile flip-flop can perform as toggle flip-flops by grounding K\ and tying J high. It also can perform as D-type flip-flop if J and K\ are tied together.
- Speed of Bipolar F, AS and S, with significantly reduced power consumption
- Balanced propagation delays
- ±24mA Output drive current
- SCR-Latchup-resistant CMOS process and circuit design
- Green product and no Sb/Br
Specyfikacje techniczne
74AC109
10.3ns
24mA
SOIC
Zbocze dodatnie
1.5V
74AC
-55°C
-
No SVHC (27-Jun-2018)
JK
100MHz
SOIC
16Pins
Różnicowe
5.5V
74109
125°C
-
Dokumentacja techniczna (1)
Ustawodawstwo i kwestie dotyczące ochrony środowiska
Kraj, w którym odbył się ostatni istotny etap procesu produkcjiKraj pochodzenia:Mexico
Kraj, w którym odbył się ostatni istotny etap procesu produkcji
RoHS
RoHS
Świadectwo zgodności produktu