Potrzebujesz więcej?
Ilość | Cena (bez VAT) |
---|---|
100+ | 1,220 zł |
500+ | 1,000 zł |
1000+ | 0,950 zł |
2500+ | 0,880 zł |
Informacje o produkcie
Specyfikacja
The SN74LVC1G74RSER is a single positive-edge-triggered D-type Flip-flop is designed for 1.65 to 5.5V VCC operation. A low level at the preset (PRE\) or clear (CLR\) input sets or resets the outputs, regardless of the levels of the other inputs. When PRE\ and CLR\ are inactive (high), data at the data (D) input meeting the setup time requirements is transferred to the outputs on the positive-going edge of the clock pulse. Clock triggering occurs at a voltage level and is not related directly to the rise time of the clock pulse. Following the hold-time interval, data at the D input can be changed without affecting the levels at the outputs. This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.
- Supports down translation to VCC
- ±24mA Output drive at 3.3V
- Ioff Supports live insertion, partial-power-down mode and back-drive protection
- Latch-up performance exceeds 100mA per JESD 78, class II
- Green product and no Sb/Br
Specyfikacje techniczne
74LVC1G74
4.4ns
32mA
UQFN
Zbocze dodatnie
1.65V
74LVC
-40°C
-
No SVHC (27-Jun-2018)
D
200MHz
UQFN
8Pins
Komplementarne
5.5V
741G74
85°C
-
Dokumentacja techniczna (1)
Ustawodawstwo i kwestie dotyczące ochrony środowiska
Kraj, w którym odbył się ostatni istotny etap procesu produkcjiKraj pochodzenia:China
Kraj, w którym odbył się ostatni istotny etap procesu produkcji
RoHS
RoHS
Świadectwo zgodności produktu